
Giải pháp kiến trúc phần cứng bảo mật AES hiệu quả cao, công suất thấp dùng cho các thiết bị internet vạn vật : LATS Kỹ thuật điện tử: 9.51.03.02.01 / Đồng Phạm Khôi
Tác giả : Đồng Phạm Khôi
Năm xuất bản : 2024
Nơi xuất bản : H.
Mô tả vật lý : xii, 134 tr. : hình vẽ, bảng ; 30 cm + 1 tt
Số phân loại : 621.3981
Chủ đề : 1. Bảo mật thông tin. 2. Kĩ thuật điện tử. 3. Mã hoá. 4. Mẫu chuẩn. 5. Vi mạch. 6. Phần cứng AES.
Thông tin chi tiết
Tóm tắt : | Giới thiệu một phương pháp mới để thiết kế và điều khiển các hệ thống đa lõi với chi phí nhỏ, độ chính xác cao và tiết kiệm năng lượng; nghiên cứu các phương án triển khai bộ tiêu chuẩn mã hoá tiên tiến (AES) bằng phần cứng và phân tích các tham số như băng thông, độ trễ, công suất tiêu thụ, diện tích thực thi...; nghiên cứu các kỹ thuật tiết kiệm công suất trong thiết kế các vi mạch chuyên dụng; các phương án triển khai kiến trúc phần cứng AES đơn lõi, đa lõi có thông lượng mã hoá cao; đề xuất và thực thi kiến trúc phần cứng Spike-MCryptCores công suất thấp với bộ điều khiển nơ-ron dùng để điều khiển ngắt xung đồng hồ của các lõi AES |
Thông tin dữ liệu nguồn
Thư viện | Ký hiệu xếp giá | Dữ liệu nguồn |
---|---|---|
![]() |
LA24.1272.2, LA24.1272.3 |
https://opac.nlv.gov.vn/pages/opac/wpid-detailbib-id-972071.html |